Hirdetés
- Egész pofás lett a Lian Li új mikrotornya, és az ára sem vészes
- Az Enermax nagyon belehúzott a "tápozásba"
- Holdbázis és űrkupola az Egyesült Államok csillagászati terveiben
- Nem a képgenerálásnak van köze a képmegjelenítés egyenletességéhez
- A Windows 11 nem akarja ránk erőltetni az AI applikációkat – vagy mégis?
- Majdnem megfelezi a GeForce GPU-k gyártókapacitását az NVIDIA?
- TCL LCD és LED TV-k
- AMD Navi Radeon™ RX 9xxx sorozat
- ThinkPad (NEM IdeaPad)
- Sony MILC fényképezőgépcsalád
- Home server / házi szerver építése
- Milyen processzort vegyek?
- Milyen videókártyát?
- Milyen hangkártyát vegyek?
- 5.1, 7.1 és gamer fejhallgatók
Aktív témák
-
válasz
ROBERTOH
#1360
üzenetére
Asszem Tom's Hardware-ről származik, még DDR1-es időkből, tehát ne kössünk bele a számokba.

''A memóriaterületen az adatok sorokban és oszlopokban van elhelyezve. Az egyes chipek kapacitása határozza meg a sorok és oszlopok számát a modulon. Ha sok tömb található, akkor ''memory bank'' (oldal) is képződik.
Az egyes chipek elérése kontroljel segítségével történek. A sor címzése a RAS (row address strobe), az oszlopé pedig a CAS (column address strobe). Van még ''write enable'' (WE), ''chip select'' (CS) és számos egyéb parancs is (DQ). Azt is fontos tudni, hogy egy adott pillanatban melyik sor az aktív a mátrixon belül.
A modern számítógépekben a parancsok sebességét általában a BIOS határozza meg, ez általában 1-2 ciklus. Ez azt mutatja meg, hogy a RAS mennyi idő alatt kerül végrehajtása a chip kiválasztása után.
A memóriavezérlő kiválasztja az aktív sort, ám mielőtt az ténylegesen aktívvá válna, s lehetne küldeni a CAS jelet, a vezérlő 2-3 ciklust vár - tRCD (RAS-to-CAS delay). Ezután jöhet az olvasási parancs, amit szintén késleltetés - a CAS latency - követ. A DDR RAM-oknál a CAS latency jellemzően 2, 2,5 vagy 3 ciklus. Miután az idő letelt, az adat a DQ lábakra kerül. Az adat lekérdezése után a vezérlő ismét deaktiválja a sort, amit a tRP idő (RAS precharge time) alatt történik meg.
Van még egy technikai korlát: a tRAS (active-to-precharge delay). Ez azt jelzi, hogy legkevesebb mennyi cikluson keresztül kell aktívnak lennie egy sornak, mielőtt deaktiválni lehetne. A tRAS átlagosan 5-8 ciklus.
Az időzítéseket általában fontosságuk sorrendjében szokták feltűntetni:
2-3-2-6
CAS-RAS to CAS-RAS precharge-active to precharge''
Ha a szövegből nem derülne ki, akkor a CL a CAS Latency rövidítése.
[Szerkesztve]
Aktív témák
- Majdnem megfelezi a GeForce GPU-k gyártókapacitását az NVIDIA?
- TCL LCD és LED TV-k
- PROHARDVER! feedback: bugok, problémák, ötletek
- Gumi és felni topik
- Suzuki topik
- Milyen légkondit a lakásba?
- Linux felhasználók OFF topikja
- AMD Navi Radeon™ RX 9xxx sorozat
- Arc Raiders
- Viccrovat
- További aktív témák...
- Új, bontatlan ADATA XPG 48GB (2x24GB) KIT DDR5 6000MHz CL30 Lancer Blade RGB Black XMP/EXPO - 10 év
- Új, bontatlan Kingston FURY Beast 32GB DDR5 5600MHz CL 40- 2 év garancia
- Eladó egy Corsair vengeance 48 Gb (2x24gb) ram RGB.
- AKCIÓ! Új, felbontott Kingston FURY 16GB (1 modul) DDR5 5200MHz CL40 Beast Black - 10 év gari!
- Corsair 2x16Gb 6400 cl32 hynix a-die eladó ( cl34 7800!!!)
- AZONNALI SZÁLLÍTÁS Eredeti Microsoft Office 2019 Professional Plus
- Készpénzes számítógép PC félkonfig alkatrész hardver felvásárlás személyesen / postával korrekt áron
- BESZÁMÍTÁS! Gigabyte H610M i3 12100F 16GB DDR4 512GB SSD RTX 2060 6GB Zalman S2 TG Chieftec 600W
- Corsair Vengeance RGB DDR5 6000Mhz 2x16GB (32GB) DDR5 Memória
- Honor Magic 7 Pro 512 Gb - AI Pro kamera, 6,8 120 Hz LTPO OLED, Snapdragon 8 Elite,3 hó gari!
Állásajánlatok
Cég: Laptopszaki Kft.
Város: Budapest
Cég: BroadBit Hungary Kft.
Város: Budakeszi



