Hirdetés

Új hozzászólás Aktív témák

  • Petykemano

    veterán

    Ez érdekes elgondolás: [link]

    Szinte biztosra vehető, hogy az AMD - az egyébként Intelnél is látott - dual-decoder megoldást fogja alkalmazni.
    Azt mondják, hogy a dual-decoderhez persze hozzá kell optimalizálni a fordítót, meg újra kell fordítani a szofvereket majd (znver5). És ez magyarázza a merőben eltérő IPC számokat. A megnövelt L1$ meg esetleges egyéb architekturális változások a régi kódokon képes lehet hozni 10-15% IPC növekedést (ahogya slide-okon is látható volt), míg az architektúrához újraforgatott kód képes lehet a 30% elérésére is.

    Egy másik magyarázat - ez most jutott eszembe, de ide kapcsolódik - az, hogy a feldolgozókat szélesítik ugyan valamennyivel, de mondjuk azért nem arról van szó, mintha két Zen4 magot olvasztanának össze. A hatékonyabb frontend ennélfogva azokat a lukakat fogja tudni kitölteni, amit eddig az SMT töltött ki egy másik programszállal.
    A szerver diákon látott 10-15%-os IPC növekedést az is magyarázhatja, hogy azt nem per core, hanem per thread mérték az adott környezetre leginkább jellemző MT terhelés közben.
    Ebben az esetben azt kéne látnunk, hogy az SMT yield viszont a korábbiakhoz képest jelentősen lecsökken.

Új hozzászólás Aktív témák