Hirdetés

Keresés

Új hozzászólás Aktív témák

  • Petykemano

    veterán

    válasz Yutani #8156 üzenetére

    Igen, ez egy érdekes kérdés.
    Én nem látom okát, hogy miért ne lehetne aszimmetrikus.

    Ugyanakkor MLiD épp ma osztott meg egy videót a Siena platformról és a Zen4c-ről.
    Szerintem érdekes.

    Elmondja például azt, hogy a Siena méret szempontból 4CCD-re van tervezve.
    Elmondása szerint a Zen4c:
    - felezett L3$
    - alacsonyabb Fmax (2-3.5Ghz) mellett nagyobb tranzisztorsűrűség => kisebb CCX
    - 1CCD 2 CCX-et tartalmaz - ahogy a Zen-Zen2 idején
    - összességében a Zen4c szélesebb CCD-vel fog rendelkezni, mint a Zen4

    Fentiekből fakadóan a Zen4c miközben a maximális frekvenciája azon a rendkívül energiahatékony szinten marad, aminél magasabbra szerver proceszorok (és U szériás notebook procik multiban) amúgy se nagyon szoktak menni, aközben az L3$ méretétől eltekintve IPC-ben kb 10%-kal elmaradtva, kb az U szériás APU-któl megszokott eredményt fog tudni hozni.

    Három szempontból fontos ez
    1) egyrészt a 2. pont - nagyobb tranzisztorsűrűség, kisebb lapkaméret, cserébe alacsonyabb frekvencia - igazolja azt a hipotézisemet, miszerint az AMD és az Intel is nem csak fogyasztással, hanem lapkamérettel is fizet az 5+Ghz-es procikért. Tehát valóban ez lehet az oka, amiért az AMD nem érte el az N7-en a TSMC névleges tranzisztorsűrűségét, míg a 3Ghz körül csúcsosodó Apple M1 igen.

    2) Másrészt az aszimmetrikus CCD-hez kapcsolódóan megemlíteném, hogy érdekes - számomra furcsa - módon MLID nem említett hibrid megoldást. Még akkor sem említette meg, amikor a Raphael jöt szóba. Pedig szerintem a ST / LT eredmények megtartása érdekében úgy lenne értelme, ha minden SKU-n 1 CCD a "nagy" magos változat maradna. (Különösen akkor, ha V-cache- csak erre lehet tenni, mert a Zen4c-ből helytakarékosság érdekében kimarad a TSV)
    És ez hasonló kérdés, mint az ugyanolyan, de eltérő számú magokból álló CCD-k használata.
    Egy 6+4 magos 7800X változat jó előjel lenne arra, lehet Zen4+Zen4c hibrid összetételű SKU is.

    3) Figyelembe véve, hogy mennyire hasonlít a Zen4c felépítése egy Zen2 lapkára, nem lepődnék meg, ha a jövőben valójában a Zen4c válna úgymond a következő generáció alapjává.
    a 2X16mb L3$-t újra egyesíthetik. Lehet, hogy 2MB L2$ mellett az minimál, de nem kevés.
    Vagy akár ki is emelhetik, hogy honnantól kezdve L3$ csak V-cache formában kerül rá. A 16 mag közötti megosztást persze attól még meg kell oldani. De ha 3D irányban a 32MB-nál már lényegesen nagyobb méretét tudsz ráépíteni, akkor nem biztos, hogy érdemes még küzdeni azzal hogy legyen embedded L3$.

Új hozzászólás Aktív témák